VIP福利
主页 > 计算机 > 计算机组成原理期末考试重点笔记
计算机组成原理期末考试重点笔记

214 2 未知

计算机组成原理期末考试重点笔记

分类 计算机

价格:¥3VIP¥0

购买数量: (库存:充足

免登录购买

扫描二维码轻松支付

  • 商品介绍
  • 下载记录
  • 用户评价
组成 1 
一、选择题 (每小题选出一个最合适的答案,每小题 2 分,共 20 分)
1、若十进制数为 37.25,则相应的二进制数是( )。
(A ) 100110.01 (B)110101.01 (C) 100101.1 (D)100101.01 
2、若 [x] 反=1.1011,则 x= 
(A ) -0.0101 ( B)-0.0100 (C)0.1011 (D) -0.1011 
3、某机器字长 16 位,含一位数符,用补码表示,则定点小数所能表示的最小正数是( )。
(A ) 2-15 (B)216 (C)2-1 (D)1-2-15 
4、若采用双符号位补码运算,运算结果的符号位为 10,则()。
(A )产生了负溢出(下溢) (B)产生了正溢出(上溢)
(C)运算结果正确,为负数 (D)运算结果正确,为正数
5、在用比较法进行补码一位乘法时,若相邻两位乘数 yiyi+1 为 01 时,完成的操作是( )。
(A )无 (B)原部分积 +[X] 补 ,右移一位
(C)原部分积 +[-X] 补 ,右移一位 (D)原部分积 +[Y] 补 ,右移一位
6、堆栈指针 SP 的内容是( )。
(A )栈顶地址 ( B)栈底地址 (C)栈顶内容 (D)栈底内容
7、在寄存器间接寻址方式中,操作数是从( )。
(A )主存储器中读出 (B)寄存器中读出
(C)磁盘中读出 ( D) CPU 中读出
8、在微程序控制器中,一条机器指令的功能通常由( )。
(A )一条微指令实现 (B)一段微程序实现
(C)一个指令码实现 (D)一个条件码实现
9、在串行传输时,被传输的数据( )
(A ) 在发送设备和接受设备中都是进行串行到并行的变换
(B) 在发送设备和接受设备中都是进行并行到串行的变换
(C) 发送设备进行串行到并行的变换,在接受设备中都是进行并行到串行的变换
(D) 发送设备进行并行到串行的变换,在接受设备中都是进行串行到并行的变换
10、系统总线是指( )。
(A ) 运算器、控制器和寄存器之间的信息传送线
(B) 运算器、寄存器和主存之间的信息传送线
(C) 运算器、寄存器和外围设备之间的信息传送线
(D) CPU、主存和外围设备之间的信息传送线
二、名词解释(每小题 4 分,共 20 分)

又导致“回答”信号的撤消
四、简答题(每小题 5 分,共 15 分)
1、某机指令字长 12 位,每个地址段 3 位,试提出一种字段分配方案,使该机指令系统能有 6 条三地址指令
和 8 条二地址指令。
2、分别用 NRZ-1 、PE 及 FE 制记录方式记录数据序列 11001,画出写电流波形。
3、简述通道控制方式和 DMA 方式的异同。
五、计算题( 10 分)
用补码加减交替一位除法进行 6÷2 运算,要求写出运算过程和运算结果
六、设计题(第一小题 12 分,第二小题 11 分,共 23 分)
1、 CPU 结构如下图所示,其中有一个累加寄存器 AC 、一个状态条件寄存器和其他 4 个寄存器,各部件之
间的连线表示数据通路,箭头表示信息传送方向。
(1) 标明 4 个寄存器的名称。
(2) 简述指令从主存取出送到控制器的数据通路。
(3) 简述数据在运算器和主存之间进行存取访问的数据通路
2、 用 2K 位/片的 RAM 存储器芯片设计一个 8KB 的存储器,设 CPU 的地址总线为 A12~A0 (低),数据
总线为 D7~D0 (低),由 线控制读写。
(1) 该存储器需要多少片 2K 位/片的存储器芯片。
(2) 请设计并画出该存储器的逻辑图。

用户:免登录购买 计算机组成原理期末考试重点笔记
2023-12-13 19:24:10

用户:正*** 计算机组成原理期末考试重点笔记
2024-01-14 15:05:20

    暂无商品评价